FP – FPGA-Implementierung eines Steuerverfahrens für Zweipunkt-Wechselrichter

Steuer- und Regelalgorithmen für Stromrichter werden in der Praxis zumeist auf einem Mikrocontroller oder FPGA implementiert. Im Rahmen dieser Arbeit soll beispielhaft ein einfaches Steuerverfahren (Sinus-Dreieck-Modulation, Raumzeiger-Modulation, …) für einen Zweipunkt-Wechselrichter auf einem FPGA implementiert werden. Zusätzlich soll die Möglichkeit einer automatischen VHDL-Codegenerierung, z.B. mittels HDL Coder von Mathworks, auf dessen Praktikabilität untersucht werden. Ziel ist es ein Framework zu schaffen, auf Basis dessen sich auch kompliziertere/aufwendigere Steuerverfahren bzw. auch Steuerverfahren für Mehrpunkt-Stromrichter leicht mit FPGA umsetzen lassen. Die Funktionsweise soll an einem bestehenden Zweipunkt-Wechselrichter verifiziert werden. Im Hinblick auf weitere Arbeiten in diesem Themenfeld sind die Umsetzbarkeit und Grenzen einer FPGA-Implementierung kritisch zu diskutieren.

 

Bearbeiter: Iurii Marych

Betreuer: Thomas Lehmeier, Adrian Amler

Für Studienfächer: EEI

Verantwortlicher: Prof. Dr.-Ing. Martin März